К561Ие8 микросхема – Многоканальный дешифратор (КР1040СА1, К561ИЕ8) | Техника и Программы

Многоканальный дешифратор на микросхемах КР1040СА1, К561ИЕ8

категория

Схемы для радиоуправления

материалы в категории

Рассмотрим достаточно универсальный вариант дешифратора на базе сдвоенного компаратора.

Сигнал с выхода приемника любого типа подается на вход дешифратора. Приведенный на рисунке вариант рассчитан на работу с отрицательными входными импульсами. Компаратор, собранный на верхней части микросхемы, обеспечивает формирование на своем выходе (вывод 1 DA1) положительных импульсов, длительность которых определяется длительностью принятых командных импульсов, а амплитуда практически равна напряжению питания схемы. Этот сигнал подается на счетный вход (вывод 14) канального распределителя, реализованного на микросхеме DDI.

Через диод VD1 первый же из этих импульсов заряжает конденсатор СЗ до амплитудного значения. В результате на выводе 7 DA1 устанавливается нулевой потенциал. В паузах между импульсами конденсатор СЗ разряжается через резистор R8.

Постоянная времени выбрана такой, что напряжение на конденсаторе не успевает уменьшиться до опорного напряжения, установленного на прямом входе компаратора (вывод 5) за время даже самого длинного командного импульса. За время же син-хропаузы конденсатор успевает разрядиться, на выводе 7 компаратора появляется положительный скачок напряжения, который через дифференцирующую цепь C4R10 подается на вход обнуления счетчика (вывод 15), подготавливая его к следующему циклу работы. 

Для обеспечения работы дешифратора с положительными входными импульсами, элементы CI, Rl, R2 необходимо подключить к выводу 3 микросхемы DAI, a R3, R4, С2 — к выводу 2. Величину резистора R3 при этом нужно уменьшить до 91 кОм.

Детали и конструкция

Конденсатор СЗ, определяющий постоянную времени в схеме выделения синхропаузы, должен быть пленочным. К остальным деталям никаких особых требований не предъявляется. 

Настройка

Настройка дешифратора сводится к установке порога срабатывания компаратора с помощью потенциометра R4. Осциллограф подключается к выводу 1 DA1, а вход дешифратора— к выходу работающего приемника. Вращением оси потенциометра необходимо добиться появления на экране осциллографа хаотичных прямоугольных импульсов, что будет свидетельствовать о срабатывании компаратора от выходных шумов приемника. 

Далее, уводя движок потенциометра вверх по схеме, необходимо «загрубить» чувствительность до пропадания этих импульсов. Напряжение на выходе компаратора при этом должно установиться практически равным нулю. При поступлении на вход приемника сигналов передатчика, на выходе компаратора появляются прямоугольные граничные импульсы.

Распределитель импульсов на микросхеме DDI в настройке не нуждается.

radio-uchebnik.ru

Модулятор стекла на микросхемах К561ЛН2 и К561ИЕ8

   Простой модулятор стекла вызывает вибрацию стекла,с различной частотой, тем самым устраняя основной недостаток простейшего модулятора. Оно выполнено на двух цифровых схемах 561 серии. В качестве вибропреобразователя используется пьезокерамический преобразователь. Принципиальная схема устройства приведена на рис. 6.10.

   Модулятор собран на микросхемах К561ЛН2 и К561ИЕ8. Генератор тактовых импульсов собран на элементах DD1.1, DD1.2, резисторе R1 и конденсаторе С1 по схеме несимметричного мультивибратора.

 

 

   Рис. 6.10. Схема модулятора стекла на двух цифровых схемах 561 серии

   С выхода генератора тактовые импульсы поступают на вход счетчика DD2 типа К561ИЕ8. Эта микросхема имеет встроенный дешифратор. Поэтому напряжение высокого уровня поочередно появляется на выходах счетчика в соответствии с количеством пришедших импульсов.

   Допустим, что после прихода очередного тактового импульса уровень логической единицы появился на выходе 2 микросхемы DD2 (выв. 4). На остальных выходах присутствует уровень логического нуля. Положительное напряжение начинает заряжать конденсатор С2 по цепи VD3, R4, R12.

   При достижении на конденсаторе С2 напряжения, достаточного для открывания транзистора VT1 типа КТ-15, последний открывается, и на выходе элемента DD1.4 появляется уровень логического нуля. Конденсатор С2 быстро разряжается через диод VD11 типа КД522. Транзистор VT1 закрывается, и процесс заряда конденсатора С2 возобновляется по той же зарядной цепи.

   С приходом очередного тактового импульса уровень положительного напряжения появляется только на выходе 3 (выв. 7). Теперь конденсатор С2 заряжается по цепи VD4, К5, R12. Так как суммарное сопротивление этой цепи меньше, чем сопротивление цепи VD3, R4, R12, то заряд конденсатора С2 до напряжения открывания происходит быстрее. Частота импульсов на выходе этого управляемого генератора увеличивается. Прямоугольные импульсы поступают на вибропреобразователь ZQ1, выполненный на основе пьезокерамического преобразователя.

   Детали. Микросхемы DD1 и DD2 можно заменить на аналогичные — серий 176, 564, 1561. Резисторы — типа МЛТ-0,125. Сопротивления резисторов R2—R11 могут быть любыми из интервала 10—1000 кОм. Резисторы одинакового номинала лучше не использовать.

   Диоды VD1—VD11 могут быть любыми, например, КД521, Д9, Д18, КД510 и др. Транзистор VT1 можно заменить на

   КТ3102. Пьезокерамический преобразователь ZQ1 может быть любой, от игрушек или телефонных аппаратов.

   Питание устройства осуществляется от батарейки типа «Крона». Вибродатчик ZQ1 приклеивается на стекло клеем «Момент». Сигнал к нему подводится по проводам от элемента DD1.6.

   Настройка заключается в установке частоты тактового генератора подбором конденсатора С1 или резистора R1. Частота тактовых импульсов выбирается около 2-3 Гц.

Литература: Корякин-Черняк С. Л. Как собрать шпионские штучки своими руками.

nauchebe.net

Импульсный шифратор на счетчике К561ИЕ8

Принципиальная схема

   В импульсных шифраторах информация о номере команды заключена в количестве передаваемых импульсов. В радиолюбительской литературе встречаются различные варианты схемной реализации таких шифраторов. Ниже приводится наиболее компактный вариант, позаимствованный из [3].

   

   Девятиканальная аппаратура позволяет включать и выключать исполнительные устройства модели в любой последовательности, а также включать некоторые команды на длительное время с возможностью оперирования в это время другими командами. В шифраторе предусмотрена кнопка оперативного сброса дешифратора приемника и выключения ложной команды, если произошло срабатывание дешифратора по случайной помехе.

   Передатчиком команд управляет ключевой транзистор VT1, в базу которого подаются импульсы с выхода тактового генератора, собранного на элементах DD1.2 и DD1.3. Генератор вырабатывает импульсы только при наличии на выводе 2 DD1.2 логической единицы.

   Схема работает следующим образом. При включении напряжения питания выключателем SA1 короткий положительный импульс с выхода дифференцирующей цепочки C4R3 поступает на вход сброса «R» счетчика DD2, обнуляя его. На выходе «О» счетчика устанавливается уровень логической единицы, на остальных выходах — логические нули (рис. 2.11, г—ж, интервал времени 0—tj на графиках).

   Если ни одна из кнопок не нажата, то этот единичный уровень (через нормальнозамкнутые контакты всех кнопок) поступает на вход инвертора DD1.1. На выходе (вывод 11) последнего устанавливается логический нуль, запрещающий работу тактового генератора (рис. 2.11, а). Электронный ключ VT1 разомкнут, команды не передаются.

   При нажатии любой кнопки, например SB3, на вход инвертора DD1.1 подается уровень логического нуля с выхода 3 DD2. На выходе инвертора устанавливается единичный уровень, разрешая работу тактового генератора (момент tj на рис. 2.11, а). Положительные импульсы с его выхода начинают поступать на базу электронного ключа, приводя в действие передатчик команд (рис. 2.11, б). Через инвертор DD1.4 импульсы поступают и на вход счетчика (рис. 2.11, в). Счет ведется по положительным перепадам этих импульсов, поэтому положительный перепад на выходе 3 DD2 появляется по окончании формирования третьего импульса (рис. 2.11, ж).

   Кнопка SB3 должна удерживаться в нажатом положении до выполнения команды моделью (момент t3 на рис. 2.11). Поэтому в момент t2 положительный перепад с выходе 3 DD2, проин-вертированный элементом DD1.1, запретит работу тактового генератора. Формирование кодовой посылки из трех импульсов закончится. К моменту отпускания кнопки t3 на выходе 0 счетчика присутствует логический нуль (рис. 2.11, г). Следовательно, в этот момент на выводе 2 DDI.2 появится логическая единица, снова разрешив генерацию. Продолжится счет импульсов на выходах DD2 до 10, после чего появившаяся на выходе 0 DD2 логическая единица оборвет генерацию окончательно.

   

   Количество генерируемых импульсов после отпускания командной кнопки всегда будет дополнять количество командных импульсов до 10. Это необходимо для сброса переданной команды (обнуления аналогичного счетчика) в дешифраторе модели. Начиная с момента t4 шифратор готов к передаче очередной команды. Период следования импульсов тактового генератора примерно равен 40 мс.

   Следовательно, время передачи самой длинной команды из девяти импульсов не будет превышать 0,4 с. В дешифраторе предусмотрена выдержка в 0,5 с, препятствующая прохождению информации с выхода дешифратора в процессе работы счетчика. По истечении этого времени работа счетчика будет гарантированно закончена, и не возникнет неоднозначности в приеме команды.

   Кнопка S10 предназначена для общего сброса всех команд и установки счетчика дешифратора в исходное состояние. Для правильного восприятия импульса сброса его длительность должна превышать 0,6 с.

Детали и конструкция

   Микросхемы DDI и DD2 можно заменить импортными аналогами CD4011 и CD4017 соответственно. Транзистор VT1 — любой маломощный обратной проводимости. Времязадающий конденсатор С2 должен быть пленочным, остальные — любых типов.

   Печатная плата шифратора никаких особенностей не имеет.

Настройка

   Настройка заключается в установке периода следования импульсов задающего генератора. Для этой цели вход элемента DD1.1 временно отключают от кнопки SB9 и соединяют с корпусом. Генератор в этом случае работает в непрерывном режиме. Подключив осциллограф к выводу 4 DD1.3, подбором сопротивления R1 устанавливают период равным 40 мс.

   

   При желании можно существенно увеличить темп передачи команд, уменьшив пропорционально величину постоянной времени R1C2. Такое изменение обязательно нужно будет учесть при настройке параметров дешифратора.

   

Днищенко В. А.

500 схем для радиолюбителей. Дистанционное управление моделями.

СПб.: Наука и техника, 2007. — 464 е.: ил.

nauchebe.net

4.2. Справочные данные.

4.2.1. Микросхема к176ие18.

ИМС К176ИЕ18 предназначена для использования в электронных часах. В её состав входят кварцевый генератор с внешним кварцевым резонатором на частоту 32768 Гц и два делителя частоты: СТ2 на 32768 и СТ60 на 60. При подключении к микросхеме кварцевого резонатора, она обеспечивает получение частот 32768, 1024, 128, 2, 1, 1/60 Гц. Импульсы с частотой 128 Гц формируются на выходах микросхемы Т1-Т4 с открытым стоком (выходной ток по выходам – 12 мА), их скважность равна 32/7 (для обеспечения надёжного запирания вакуумных люминесцентных индикаторов по их сеткам), сдвинуты они между собой на четверть периода. Эти импульсы предназначены для коммутации знакомест индикатора часов при динамической индикации. Импульсы с частотой 1/60 Гц подаются на счётчик минут, импульсы с частотой 1 Гц могут использоваться для подачи на счётчик секунд. Частота 1024 Гц предназначена для звукового сигнала будильника и для опроса разрядов счётчиков при динамической индикации. Вход Q микросхемы используется для изменения яркости индикатора, при подаче на него логической 1 можно в 3,5 раза увеличить скважность импульсов на выходах Т1-Т4 и во столько же раз уменьшить яркость свечения индикатора. Также в микросхеме имеется специальный формирователь звукового сигнала. При подаче импульса положительной полярности на вход HS, на выходе HS появляются пачки импульсов отрицательной полярности с частотой 2048 Гц и скважностью 2. Длительность пачек – 0,5 с, период повторения – 1 с. Выход HS выполнен с открытым стоком. Сигнал присутствует на выходе HS до окончания очередного минутного импульса на выходе M микросхемы.

Напряжение питания микросхемы – от 3 до 15 В.

HS HS

M

S1

Q S2

T1

T2

T3

R T4

F

Z Z

R1 22MR2 510 к

Z1 32768 Гц

С1 С2 С3

3…15 36 4…20

Рис. 4.1. Типовая схема включения микросхемы К176ИЕ18.

Назначение выводов микросхемы :

  1. -T3

  2. — T2 выходы 128 Гц;

  3. — T1

  4. — S1 — выход секундных импульсов 1 Гц;

  5. — R — вход (запуск) счётчика, сброс данных в ноль;

  6. — S2 — выход 2 Гц;

  7. -HS — выход формирователя звукового сигнала 2048 Гц;

  8. — GND — земляной вывод;

  9. — HS — вход запуска формирователя звукового сигнала;

  10. — M — выход минутных импульсов 1/60 Гц;

  11. -F — выход опроса разрядов счётчиков 1024 Гц;

  12. -Z выводы генератора для подключения

  13. — Z внешнего кварцевого резонатора;

  14. — Q — вход регулировки яркости свечения индикатора;

  15. — T4 — выход 128 Гц;

  16. — Ucc — напряжение питания.

4.2.2. Микросхема к561ие8.

ИМС является десятичным счётчиком с дешифратором. Микросхема имеет три входа – вход установки исходного состояния R, вход для подачи счётных импульсов отрицательной полярностиCNи вход для подачи счётных импульсов положительной полярностиCP. Также она имеет десять дешифрированных выходов 0…9. Внутренняя схема содержит пятикаскадный счётчик Джонсона и дешифратор, который преобразует двоичный код в сигнал, появляющийся последовательно на каждом выходе счётчика. Счётчик имеет выход переносаP. Положительный фронт выходного сигнала переноса появляется через десять периодов тактовой последовательности и используется поэтому как тактовый сигнал для счётчика следующей декады.

Максимальная тактовая частота – 2 МГц.

Длительность импульса запрета счёта 300 нс.

Длительность тактового импульса 250 нс.

Длительность импульса сброса 275 нс

( вид сверху )

.

Рис. 4.2. Цоколёвка корпуса К561ИЕ8 (пластмассовый корпус типа 2104.16-4).

Таблица истинности микросхемы К561ИЕ8 :

Логические уровни входных сигналов

действие

R

CN

CP

1

0

0

0

0

0

0

X

1

0

X

1

X

0

X

1

0

0=B P=B 1/9=H

Счёт

Счёт

Нет счёта

Нет счёта

Нет счёта

Нет счёта

studfiles.net

Многоканальный дешифратор (КР1040СА1, К561ИЕ8) | Техника и Программы

 

 

   Рассмотрим еще один, достаточно универсальный вариант дешифратора на базе сдвоенного компаратора.

   Сигнал с выхода приемника любого типа подается на вход дешифратора. Приведенный на рисунке вариант рассчитан на работу с отрицательными входными импульсами. Компаратор, собранный на верхней части микросхемы, обеспечивает формирование на своем выходе (вывод 1 DA1) положительных импульсов, длительность которых определяется длительностью при-

 

 

   нятых командных импульсов, а амплитуда практически равна напряжению питания схемы. Этот сигнал подается на счетный вход (вывод 14) канального распределителя, реализованного на микросхеме DDI.

   Через диод VD1 первый же из этих импульсов заряжает конденсатор СЗ до амплитудного значения. В результате на выводе 7 DA1 устанавливается нулевой потенциал. В паузах между импульсами конденсатор СЗ разряжается через резистор R8.

   Постоянная времени выбрана такой, что напряжение на конденсаторе не успевает уменьшиться до опорного напряжения, установленного на прямом входе компаратора (вывод 5) за время даже самого длинного командного импульса. За время же син-хропаузы конденсатор успевает разрядиться, на выводе 7 компаратора появляется положительный скачок напряжения, который через дифференцирующую цепь C4R10 подается на вход обнуления счетчика (вывод 15), подготавливая его к следующему циклу работы.

   Для обеспечения работы дешифратора с положительными входными импульсами, элементы CI, Rl, R2 необходимо подключить к выводу 3 микросхемы DAI, a R3, R4, С2 — к выводу 2. Величину резистора R3 при этом нужно уменьшить до 91 кОм.

 

 

Детали и конструкция

   Конденсатор СЗ, определяющий постоянную времени в схеме выделения синхропаузы, должен быть пленочным. К остальным деталям никаких особых требований не предъявляется.

Настройка

   Настройка дешифратора сводится к установке порога срабатывания компаратора с помощью потенциометра R4. Осциллограф подключается к выводу 1 DA1, а вход дешифратора— к выходу работающего приемника. Вращением оси потенциометра необходимо добиться появления на экране осциллографа хаотичных прямоугольных импульсов, что будет свидетельствовать о срабатывании компаратора от выходных шумов приемника.

   Далее, уводя движок потенциометра вверх по схеме, необходимо «загрубить» чувствительность до пропадания этих импульсов. Напряжение на выходе компаратора при этом должно установиться практически равным нулю. При поступлении на вход приемника сигналов передатчика, на выходе компаратора появляются прямоугольные граничные импульсы.

   Распределитель импульсов на микросхеме DDI в настройке не нуждается.

 

nauchebe.net